FPGA Tabanlı Sinyal ve Görüntü İşleme

SİU 2016 konferansında gerçekleştirdiğimiz “FPGA Tabanlı Sinyal ve Görüntü İşleme” konulu eğitim sunumu:  

Read More

Yapay Sinir Ağı Eğitim Veri Seti Oluşturmak – Matematiksel Model 2

Bu yazıda matematiksel Modeli verilmiş 2 girişli ve 1 çıkışlı sistem üzerinden veri seti oluşturma ve bu veri seti ile YSA eğitimi üzerinde durulacaktır. Denklem (1)’de X ve Y giriş, Z ise çıkışı göstermektedir. [-1 +1] aralığında rast gele  veri girişleri ve bu girişlere

Read More

Tam Sayılar için Karekök Hesaplama İşleminin VHDL ile Gerçeklenmesi

N pozitif tam sayısının karekökü bulma işlemleri esnasında ilk olarak Tablo 1’da tanımlı N sayısından küçük en büyük tam sayı tespiti yapılmaktadır. Örneğin 20 sayısı için Değer 16, 144 için 64 olmaktadır. Tablo 1 Değer parametresi Değer değişkeninin tespit edilmesi ile birlikte

Read More

VHDL ile Generic Döngüsel Artıklık Denetimi (CRC) Tasarımı

Döngüsel Artıklık Denetimi (CRC) veri iletiminin doğru yapılıp yapılmadığının kontrolünü sağlamak için kullanılan hata tespit yöntemidir. Standarlarda farklı uzunluklarda CRC tanımlamaları yapılmıştır. Temelde XOR işleminin gerçekleştirilen CRC, farklı polinomlar ile de gerçekleştirilebilmektedir. Örneğin SD kartlarda kullanılan CRC7 ifadesi polinomu x7 + x3

Read More

VHDL ile Değişinti (Variance) Hesaplama

Verilen bir dizinin değişintisinin (varyansının) hesaplanması Denkelm (1)’de gösterilmiştir. Denklem (1)’de X diziyi, µ dizinin ortalama değerini, N dizi boyunu ve σ2 değişinti değerini göstermektedir. Denklem (1)’de verilen denklemlerde öncelikle dizinin ortalama değerinin hesaplanması gerekmektedir. Denklem (2)’de varyans hesaplama için kullanılabilecek farklı

Read More