VIVADO ile Yeni Proje Oluşturma

Vivado ile yeni proje oluşturma videosu aşağıdadır. Projede Nexys 4 kartı referans alınarak FPGA seçimi yapılmıştır.

Read More

IRIS (Süsen Çiçeği) Veritabanı Kullanılarak Yapay Sinir Ağı Eğitimi

Bu yazıda süsen çiçieği (Iris) türlerinden (Setosa, Versicolor, Verginica) oluşturulan veri tabanı  kullanılarak yapay sinir ağı eğitimi gerçekleştirilmiştir. Eğitim esnasında her bir türden 30 adet örnek kullanılmış ve eğitimde kullanılan örnekler ile birlikte toplam 50’şer örnekler ile test edilmiştir. Eğitim sonucunda elde edilen

Read More

FPGA Tabanlı Sinyal ve Görüntü İşleme

SİU 2016 konferansında gerçekleştirdiğimiz “FPGA Tabanlı Sinyal ve Görüntü İşleme” konulu eğitim sunumu:  

Read More

Yapay Sinir Ağı Eğitim Veri Seti Oluşturmak – Matematiksel Model 2

Bu yazıda matematiksel Modeli verilmiş 2 girişli ve 1 çıkışlı sistem üzerinden veri seti oluşturma ve bu veri seti ile YSA eğitimi üzerinde durulacaktır. Denklem (1)’de X ve Y giriş, Z ise çıkışı göstermektedir. [-1 +1] aralığında rast gele  veri girişleri ve bu girişlere

Read More

Tam Sayılar için Karekök Hesaplama İşleminin VHDL ile Gerçeklenmesi

N pozitif tam sayısının karekökü bulma işlemleri esnasında ilk olarak Tablo 1’da tanımlı N sayısından küçük en büyük tam sayı tespiti yapılmaktadır. Örneğin 20 sayısı için Değer 16, 144 için 64 olmaktadır. Tablo 1 Değer parametresi Değer değişkeninin tespit edilmesi ile birlikte

Read More